Kombinačné logické obvody: Rozdiel medzi revíziami
Zo stránky SensorWiki
dBez shrnutí editace |
dBez shrnutí editace |
||
(Jedna medziľahlá úprava od rovnakého používateľa nie je zobrazená.) | |||
Riadok 92: | Riadok 92: | ||
# na simulátore zostavte obvod XOR zo štyroch hradiel NAND (prednáška) a overte jeho funkciu podľa tabuľky | # na simulátore zostavte obvod XOR zo štyroch hradiel NAND (prednáška) a overte jeho funkciu podľa tabuľky | ||
[[Image:NAND_XORschema.png|Schéma zapojenia]] | [[Image:NAND_XORschema.png|Schéma zapojenia|500px]] | ||
# vytvorte model polovičnej sčítačky podľa prednášky a overte jeho funkciu | # vytvorte model polovičnej sčítačky podľa prednášky a overte jeho funkciu | ||
[[Image:HalfAdderSchema.png|Schéma zapojenia]] | [[Image:HalfAdderSchema.png|Schéma zapojenia|500px]] | ||
# vytvorte model úplnej sčítačky a overte jeho funkciu | # vytvorte model úplnej sčítačky a overte jeho funkciu | ||
[[Image:FullAdderSchema.png|Schéma zapojenia|500px]] | |||
# vytvorte model 4-bitovej sčítačky | # vytvorte model 4-bitovej sčítačky | ||
[[Image:4-bitAdderSchema.png|Schéma zapojenia|500px]] | |||
<BR><BR> | <BR><BR> | ||
Riadok 106: | Riadok 111: | ||
# 15 min. pred koncom cvičenia sa prihláste do AISu a vypracujte test | # 15 min. pred koncom cvičenia sa prihláste do AISu a vypracujte test | ||
=== Na voľné chvíle === | |||
<html> | <html> |
Aktuálna revízia z 11:37, 6. október 2025
Cvičenie 4
Teória: Logické obvody
Analýza
Hint: v prehliadači Microsoft Edge si môžete písať poznámky priamo do schémy zapojenia.
1. ku schéme zapojenia vypracujte pravdivostnú tabuľku a určte logickú funkciu
2. Vypracujte pravdivostnú tabuľku a nakreslite schému pre logickú funkciu
3. ku schéme zapojenia vypracujte pravdivostnú tabuľku a určte logickú funkciu
4. Vypracujte pravdivostnú tabuľku a nakreslite schému pre logickú funkciu
5. ku schéme zapojenia vypracujte pravdivostnú tabuľku a určte logickú funkciu
6. na schéme zapojenia určte hodnotu výstupu pre dané vstupy
5. doplňte do schémy zapojenia log. obvod tak, aby výstup mal požadovanú hodnotu
5. doplňte do schémy zapojenia log. obvod tak, aby výstup mal požadovanú hodnotu
Syntéza
- navrhnite obvod realizujúci polovičnú a úplnú sčítačku - zadané tabuľkou alebo funkciou
Simulátor
Simulátor nájdete na adrese simulator.io
- na simulátore zostavte obvod XOR zo štyroch hradiel NAND (prednáška) a overte jeho funkciu podľa tabuľky
- vytvorte model polovičnej sčítačky podľa prednášky a overte jeho funkciu
- vytvorte model úplnej sčítačky a overte jeho funkciu
- vytvorte model 4-bitovej sčítačky
Testík
- 15 min. pred koncom cvičenia sa prihláste do AISu a vypracujte test
Na voľné chvíle
|
Circuit Scramble Hra s logickými obvodmi na Android |
![]() |