Operácie

FPGA: Rozdiel medzi revíziami

Z SensorWiki

Riadok 7: Riadok 7:
  
  
== Intel ==
+
== Intel == [[Súbor:logoAltera.png|right|150px]]
  [[Súbor:logoAltera.png|right|250px]]
 
 
   
 
   
  
Riadok 21: Riadok 20:
  
  
== Lattice == [[Súbor:logoLattice.png|right|250px]]
+
== Lattice == [[Súbor:logoLattice.png|right|150px]]
 
* Software:
 
* Software:
 
**  
 
**  
 
** Open Source [https://icestudio.io/ IceStudio] - graficky editor
 
** Open Source [https://icestudio.io/ IceStudio] - graficky editor
  
== Infineon (was: Cypress) == [[Súbor:logoCypress.png|right|250px]]
+
== Infineon (was: Cypress) == [[Súbor:logoCypress.png|right|150px]]
  
 
Aj s analogovymi blokmi
 
Aj s analogovymi blokmi
Riadok 36: Riadok 35:
  
  
 +
== Xilinx == [[Súbor:logoXilinx.png|right|150px]]
  
  

Verzia zo dňa a času 09:08, 29. január 2023

FPGA = Field programmable gate array (Wikipedia)

CPLD = Complex Programmable Logic Device (wikipedia)

Súbor:CPLDboard.jpg - sem pride obrazok tej CPLD dosky ktoru uz mame


== Intel ==
LogoAltera.png



Intel-DE10-lite-board.jpg


== Lattice ==
LogoLattice.png
  • Software:
== Infineon (was: Cypress) ==
LogoCypress.png

Aj s analogovymi blokmi

CypressCY8CKIT059.jpg


== Xilinx ==
LogoXilinx.png


Jazyky

  • ABEL (ten ktory sme pouzivali na GAL obvody) - velmi jednoduchy a velmi low-level. Niektore starsie kompilatory ho poznaju
  • Verilog (zda sa celkom zrozumitelny)
  • VHDL
  •  ? ktovie ako je to s prekladom KiCAD -> HDL pretoze napr. Lattice v poslednej verzii uz graficky navrh vyhodili

Verliog a VHDL su jazyky na simulaciu digitalnych obvodov, preto aj Verilog ma velmi podobne prikazy na popis HW ale aj na signaly a vieme tak opisat rovnakym jazykom nielen obvod, ale aj stimuly ktorymi ho budeme testovat.


Literatura