FPGA: Rozdiel medzi revíziami
Zo stránky SensorWiki
 Vytvorená stránka „ FPGA = Field programmable gate array ([https://en.wikipedia.org/wiki/Field-programmable_gate_array Wikipedia])     == Intel ==    * Software: Quartus * Arduino [https:/…“  | 
				Bez shrnutí editace  | 
				||
| Riadok 8: | Riadok 8: | ||
* Software: Quartus  | * Software:    | ||
** Quartus  | |||
* Arduino [https://docs.arduino.cc/hardware/mkr-vidor-4000 MKR Vidor4000] (Intel® Cyclone® 10CL016 + Cortex-M0 32-bit SAMD21)  | * Arduino [https://docs.arduino.cc/hardware/mkr-vidor-4000 MKR Vidor4000] (Intel® Cyclone® 10CL016 + Cortex-M0 32-bit SAMD21)  | ||
** https://nerdhut.de/2020/08/17/arduino-mkr-vidor-4000-verilog-fpga-and-mcu-hello-world-tutorial/  | |||
== Lattice ==  | == Lattice ==  | ||
* Software:  | |||
**   | |||
** Open Source [https://icestudio.io/ IceStudio] - graficky editor  | |||
| Riadok 22: | Riadok 26: | ||
* Verilog (zda sa celkom zrozumitelny)    | * Verilog (zda sa celkom zrozumitelny)    | ||
* VHDL  | * VHDL  | ||
* ? ktovie ako je to s prekladom KiCAD -> HDL pretoze napr. Lattice v poslednej verzii uz graficky navrh vyhodili  | |||
Verliog a VHDL su jazyky na simulaciu digitalnych obvodov, preto aj Verilog ma velmi podobne prikazy na popis HW ale aj na  | Verliog a VHDL su jazyky na simulaciu digitalnych obvodov, preto aj Verilog ma velmi podobne prikazy na popis HW ale aj na  | ||
signaly a vieme tak opisat rovnakym jazykom nielen obvod, ale aj stimuly ktorymi ho budeme testovat.  | signaly a vieme tak opisat rovnakym jazykom nielen obvod, ale aj stimuly ktorymi ho budeme testovat.  | ||
Verzia z 08:42, 29. január 2023
FPGA = Field programmable gate array (Wikipedia)
Intel
- Software:
- Quartus
 
 - Arduino MKR Vidor4000 (Intel® Cyclone® 10CL016 + Cortex-M0 32-bit SAMD21)
 
Lattice
- Software:
- Open Source IceStudio - graficky editor
 
 
Jazyky
- ABEL (ten ktory sme pouzivali na GAL obvody) - velmi jednoduchy a velmi low-level. Niektore starsie kompilatory ho poznaju
 - Verilog (zda sa celkom zrozumitelny)
 - VHDL
 - ? ktovie ako je to s prekladom KiCAD -> HDL pretoze napr. Lattice v poslednej verzii uz graficky navrh vyhodili
 
Verliog a VHDL su jazyky na simulaciu digitalnych obvodov, preto aj Verilog ma velmi podobne prikazy na popis HW ale aj na signaly a vieme tak opisat rovnakym jazykom nielen obvod, ale aj stimuly ktorymi ho budeme testovat.