Operácie

FPGA: Rozdiel medzi revíziami

Zo stránky SensorWiki

Balogh (diskusia | príspevky)
Balogh (diskusia | príspevky)
Bez shrnutí editace
 
(3 medziľahlé úpravy od rovnakého používateľa nie sú zobrazené.)
Riadok 7: Riadok 7:




== Intel ==
 
 
 
 
== Intel == [[Súbor:logoAltera.png|right|150px]]
   
   


Riadok 17: Riadok 21:




== Lattice ==
[[Súbor:Intel-DE10-lite-board.jpg|center|300px]]
 
 
 
 
 
 
 
== Lattice == [[Súbor:logoLattice.png|right|150px]]
* Software:
* Software:
**  
**  
** Open Source [https://icestudio.io/ IceStudio] - graficky editor
** Open Source [https://icestudio.io/ IceStudio] - graficky editor
* Popularna doska IceStick


== Infineon (was: Cypress) ==
== Infineon (was: Cypress) == [[Súbor:logoCypress.png|right|150px]]


Aj s analogovymi blokmi
Aj s analogovymi blokmi
Riadok 30: Riadok 46:


[[Súbor:CypressCY8CKIT059.jpg|300px|center]]
[[Súbor:CypressCY8CKIT059.jpg|300px|center]]
== Xilinx == [[Súbor:logoXilinx.png|right|150px]]





Aktuálna revízia z 09:10, 29. január 2023

FPGA = Field programmable gate array (Wikipedia)

CPLD = Complex Programmable Logic Device (wikipedia)

Súbor:CPLDboard.jpg - sem pride obrazok tej CPLD dosky ktoru uz mame




== Intel ==






== Lattice ==

  • Software:
  • Popularna doska IceStick



== Infineon (was: Cypress) ==

Aj s analogovymi blokmi



== Xilinx ==




Jazyky

  • ABEL (ten ktory sme pouzivali na GAL obvody) - velmi jednoduchy a velmi low-level. Niektore starsie kompilatory ho poznaju
  • Verilog (zda sa celkom zrozumitelny)
  • VHDL
  • ? ktovie ako je to s prekladom KiCAD -> HDL pretoze napr. Lattice v poslednej verzii uz graficky navrh vyhodili

Verliog a VHDL su jazyky na simulaciu digitalnych obvodov, preto aj Verilog ma velmi podobne prikazy na popis HW ale aj na signaly a vieme tak opisat rovnakym jazykom nielen obvod, ale aj stimuly ktorymi ho budeme testovat.


Literatura